Новости SOC от Dacafe (http://www.dacafe.com), Январь 2005 года =================================================================== 1 января Лидеры EDA-компаний выступают на DesignCon 2005 1 января Electronics Workbench предлагает Multisims 8 - с возможностью бесплатной оценки в течение 45 дней 1 января Xilinx продала более чем 1.5 милллиона 90nm FPGAs (семейств Spartan-3 и Virtex-4) - это в 100 раз больше, чем ее ближайший конкурент 1 января Предложения от Intel на Mobile 2005 3 января LSI Logic обеспечивает DivX-кодирование для DVD-записывателей с помощью одночипного процессора DoMiNo 8603 3 января Agere Systems анонсирует TrueStore - чип-сет памяти для портативных устройств 3 января Silicon Canvas выпустила Laker 3.1 с поддержкой EDIF 3 января Texas Instruments интегрировала программное обеспечение ANT Galio на свой цифровой медийный процессор TMS320DM642 для приложений цифрового телевидения 6 января Nordic Semiconductor анонсирует nRF24Z1 - для беспроводного считывания CD со скоростью 4Mbit/s 6 января Protocom Technology анонсировала GoldenREEL PR818S - первую Hard-Wired MPEG-4 ASP Video SOC для портативных устройств 6 января DA295 - новый документированный проект от TI для портативных цифровых аудио-устройств 6 января LSI Logic выпустила дисплейный процессор VisionSpectrum 7500 (VDP-7500) 6 января NVIDIA выпустила GeForce Go 6 для тонких и легких ноутбуков 6 января National Semiconductor выпустила керамические микрофоны для сотовых телефонов - весом меньше грамма и с энергопотреблением меньше 5 милливатт. 6 января Novas Verdi номинирована на DesignVision Award, присуждаемую International Engineering Consortium 10 января Virage Logic выпускает третье поколение STAR Memory 10 января UTStarcom (Shenzhen, China) выбрала Actel SX-A FPGA 10 января Altera начала массовое производство MAX II - самых дешевых CPLD 10 января CEVA выпускает новое полностью синтезируемое процессорное ядро - CEVA-TeakLite-II 11 января OCP-IP анонсирует CoreCreator 4.0 11 января Synopsis ведет приготовления к покупке Nassda 11 января CEVA использовала Galaxy и Discovery фирмы Synopsys при изготовлении своих чипов 12 января Tensilica использовала Design Compiler FPGA фирмы Synopsys 12 января IBSystems анонсирует AECWeekly Architectural Engineering Magazine на AECCafe.Com 12 января Cadence покупает Verisity 17 января Calypto Design Systems объявляет стратегию интеграции системного и RTL-проектирования 17 января BYO Solutions выпускает Partition-Pro - новый продукт для верификации проектов 17 января LSI Logic выпустила семейство чипов RapidChip Integrator2 17 января Silterra использует TechXpress IP фирмы HPL Technologies для ускорения своих разработок 17 января Cadence анонсирует новый продукт Encounter Conformal Constraint Designer 17 января Texas Instruments выпускает RFID-решение для MasterCard PayPass 17 января Mercury Computer Systems, Inc. выпускает новую IP- компоненту - Serial RapidIO 1.2 18 января Comau Pico выбрала MatrixOne в качестве PLM-решения (PLM - product lifecycle management) 18 января ON Semiconductor лиценировала у Pulsic среду физического проектирования Lyric 18 января Grace (Шанхай, Китай) и Synopsys совместно разработали документированный проект по RTL-to-GDSII переходу на базе технологии 0.18 мк 18 января InCyte фирмы Giga Scale IC номинирован на DesignVision Award в категории ASIC and IC Design Tools 18 января Winland Electronics, Inc. присоединилась к Freescale Semiconductor Design Alliance Program 19 января MIPS Technologies и Virage Logic анонсируют самый дешевый и самый малопотребляющий энергию высокопроизводительный встроенный процессор, работающий на частоте 333 Мгц - MIPS32 24Kc 19 января Altium выпускает Service Pack 1 для P-CAD 2004 19 января Structured ASIC фирмы eASIC номинирована на DesignVision Award в категории "Structured/Platform ASIC, FPGA, and PLD Design Tools". 20 января ReShape выпускает Physical Design Builder с поддержкой Cadence Encounter Global Physical Synthesis 20 января Celoxica присоединяется к Synopsys in-Sync Program 21 января Applied Micro Circuits Corporation (AMCC) сотрудничает с властями 24 января HP, IBM, Intel и Sun Microsystems анонсируют новый консорциум - Globus Consortium 24 января SilTerra (Malaysia) обеспечивает своим пользователям доступ к Virage Logic IPrima Foundation Platform в технологии 130 нм 24 января Процессорная IP компонента StarCore SC2400 получила награду "Best DSP Licensable Core" от Microprocessor Reports 24 января Virage Logic анонсирует инициативу 'Silicon Aware IP' 24 января Virage Logic расширяет Distribution Model 24 января Cadence поддерживает беспроводные проекты 24 января MatrixOne выпускает MatrixOne Materials Compliance Central 24 января AMD, Analog Devices, Freescale, и IBM опубликовали результаты сертификации своих процессоров новым тест-бенчем от EEMBC (DENbench) 24 января Toshiba добилась сокращения на 40% потребления энергии в своей MeP (Media embedded Processor) SoC, использовав Synopsys Galaxy Design Platform 25 января Tower Semiconductor развивает Design Center Program 25 января Процессор AMD Athlon 64 FX-55 призанан лучшим desktop- процессором в 2004 году фирмой In-Stat 25 января Finisar покупает Infineon Fiber Optic Transceiver Business 25 января Mentor Graphics анонсирует поддержку синтеза для семейств ProASIC3 и ProASIC3E в своих продуктах Precision RTL Synthesis, LeonardoSpectrum 25 января Mentor Graphics анонсирует поддержку синтеза для семейств HardCopy II Structured ASIC в своих продуктах Precision RTL Synthesis, LeonardoSpectrum 25 января Fujitsu успешно выполнила 66 проектов подряд с помощью Cadence Encounter 25 января Sanyo выпустила сложный чип с первого раза используя Cadence Encounter RTL Compiler 27 января SafeNet анонсирует SafeZone IP 2.0 27 января Toshiba выбирает Celoxica для разработки SoC на базе Media Embedded Processor (MeP) 27 января TransEDA добавляет поддержку SystemVerilog и проверку Advanced Rule в свой Verification Navigator (VN-Cover и VN-Check) 27 января Cadence Allegro PCB SI 630 High-Capacity Simulation Technology номинирована журналом EDN Magazine на "Innovation of the Year Award" 28 января TI расширяет семейство микроконтроллеров на базе процессора ARM7 31 января LSI Logic выпускает 440 Мгц синтезируемое процессорное ядро MIPS32 24Kf с документированным проектом 31 января Agere Systems анонсирует сетевой процессор PayloadPlus APP550, который может сэкономить миллионы долларов производителям телекоммуникационного оборудования 31 января Skyworks выпускает новый беспроводной продукт на базе процессора StarCore 31 января Atmel анонсирует микроконтроллер ATmega406 на базе процессора AVR 31 января SynaptiCAD и Actel добавляют в Libero IDE реактивную генерацию тестов 31 января Synopsys и Altera сотрудничают в создании средств синтеза для FPGA Stratix II и HardCopy II Structured ASICs 31 января WJ Communications купила Telenexus, Inc. 1 января Лидеры EDA-компаний выступают на DesignCon 2005 - Michael Fister (президент Cadence Design Systems) - Aart de Geus (президент Synopsys) - Walden (Wally) Rhines (президент Mentor Graphics) DesignCon 2005 состоится с 31 января по 3 февраля в Santa Clara, штат Калифорния. Она организовывается IEC (International Engineering Consortium). Официальный спонсор DesignCon 2005 - Agilent Technologies. Прежде чем придти в Cadence Fister провел 17 лет в Intel, где он возглавлял подразделение "Производительность микропроцессоров". De Geus был среди основателей Synopsis в 1986 году и привел ее от start-up - компании к лидерству в EDA-индустрии. Rhines до перехода в Mentor был вице-президентом Texas Instruments Semiconductor Group. На DesignCon 2005 будет представлено 40 докладов, а в параллельной выставке примут участие более 100 компаний. www.designcon.com www.iec.org 1 января Electronics Workbench предлагает Multisims 8 - с возможностью бесплатной оценки в течение 45 дней Сегодня различными версиями Multisim пользуются более 160,000 инженеров. Multisim 8 включает возможности: - Virtual Instruments от Tektronix. - Dynamic Probes - Simulation Profiles - Tool-tip Style Notes (комментарии к фрагментам схем) - New Model Makers - New Worst-Case Algorithm Цена Multisim 8 - от $1,995 до $6,995. www.electronicsworkbench.com 1 января Xilinx продала более чем 1.5 милллиона 90nm FPGAs (семейств Spartan-3 и Virtex-4) - это в 100 раз больше, чем ее ближайший конкурент Семейство дешевых FPGA Spartan-3 включает RAM, до 784 контактов ввода-вывода, 32-битный soft-процессор MicroBlaze, и функциональность XtremeDSP, обеспечиваемую множеством 18x18 умножителей с суммарной производительностью до 330 миллиардов MAC (умножений с накоплением суммы). Spartan-3 поддерживает множество стандартов обмена в том числе PCI, DDR, LVDS и RSDS. Семейство FPGA Virtex-4, основано на новой архитектуре ASMBL (Advanced Silicon Modular Block) и ориентировано на высокую производительность и низкое потребление энергии. Семейство Virtex-4 содержит 17 представителей разбитых на 3 класса: Virtex-4 LX - для проектов со сложной логикой Virtex-4 SX - для проектов цифровой обработки сигналов Virtex-4 FX - для проектов с интенсивным обменом www.xilinx.com/virtex4 1 января Предложения от Intel на Mobile 2005 - Процессор Intel Centrino для мобильных устройств - Платформа Sonoma для устройств потребительской электроники - Процессор Intel Pentium 4 для просмотра видео на PC et.tv.yahoo.com/micro/globes2005/. www.eiae.org www.intel.com/education/recycling_computers/strut.htm www.intel.com/pressroom www.intel.com/products/centrino/more_info 3 января LSI Logic обеспечивает DivX-кодирование для DVD-записывателей с помощью одночипного процессора DoMiNo 8603 LSI Logic ранее создала и запатентовала DivX - новую технологию сжатия видеоинформации. А теперь выпустила процессор DoMiNo 8603 (DMN-8603), оптимизированный под выполнение DivX-кодирования и декодирования. Технология DivX ориентирована на поддержку функций "видео-по-требованию", когда раскодировать широкотранслируемый сигнал смогут только сертифицированные пользователи. www.divx.com/certified www.lsilogic.com/ces2005news 3 января Agere Systems анонсирует TrueStore - чип-сет памяти для портативных устройств Скорость считывания/записи - 350 Мегабит/сек, емкость - от 4 до 12 гигабайт, энергопотребление - 400 милливатт. www.agere.com 3 января Silicon Canvas выпустила Laker 3.1 с поддержкой EDIF Laker используется для ручного топологического проектирования более чем в 180 компаниях. С его помощью выполнено более 1000 чипов. www.sicanvas.com 3 января Texas Instruments интегрировала программное обеспечение ANT Galio на свой цифровой медийный процессор TMS320DM642 для приложений цифрового телевидения ANT Galio поддерживает стандарты Cascading Style Sheet (CSS2.1, CSS-TV, CSS3) и управляемую JavaScript модель DOM2 (Document Object Model). Это позволяет полное разделение контента и поведения, и оптимизирует процесс разработки. ANT Fresco - это легковесный, но мощный встроенный броузер, идеально подходящий для цифрового телевидения. ANT PurePlay - это оболочка для управления мультимедийной информацией (организация, хранение и просмотр/воспроизведение фотографий, аудио, видео). Поддерживаются все распространенные форматы, включая MP3, AAC, WMA, OGG Vorbis, MPEG1/2/4, H.264, DivX, Xvid, WMV9 и др. ANT Limited - фирма разработчик представленных выше продуктов. www.antlimited.com www.cesweb.org/default_flash.asp www.ti.com 6 января Nordic Semiconductor анонсирует nRF24Z1 - для беспроводного считывания CD со скоростью 4Mbit/s Цена - $4 в партиях 10К штук. Nordic Semiconductor основана в 1983 году (прежнее название - Nordic VLSI) и эволюционировала от традиционного ASIC-проектирования к fabless-разработке. www.nordicsemi.no 6 января Protocom Technology анонсировала GoldenREEL PR818S - первую Hard-Wired MPEG-4 ASP Video SOC для портативных устройств SoC выполнена на базе процессора ARM922T. www.protocomtech.com 6 января DA295 - новый документированный проект от TI для портативных цифровых аудио-устройств Проект основан на использовании цифрового аудио-процессора TMS320DA295. В качестве среды разработки программного обеспечения использован Code Composer Studio. Этот проект продается по цене от $20,000. www.ti.com/portableaudio7 6 января LSI Logic выпустила дисплейный процессор VisionSpectrum 7500 (VDP-7500) VDP-7500 предназначен для управления плоскими цифровыми дисплеями, используемыми в цифровом телевидении высокого качества. www.lsilogic.com 6 января NVIDIA выпустила GeForce Go 6 для тонких и легких ноутбуков www.nvidia.com 6 января National Semiconductor выпустила керамические микрофоны для сотовых телефонов - весом меньше грамма и с энергопотреблением меньше 5 милливатт. audio.national.com www.national.com/pf/LM/LM4960.html 6 января Novas Verdi номинирована на DesignVision Award, присуждаемую International Engineering Consortium Verdi - отладочная система, используемая при разработке аппаратного обеспечения - выпущена в 2003 году. www.novas.com 10 января Virage Logic выпускает третье поколение STAR Memory STAR (Self-Test and Repair) - память ориентирована на использование в современных SoC повышенной надежности. STAR Memory использует встроенные корректирующие коды SEC-DED (Single Error Correction, Double Error Detection). STAR Memory выполнена для трех технологий: 180-, 130- и 90-нм. Virage Logic основана в 1996 году. www.viragelogic.com 10 января UTStarcom (Shenzhen, China) выбрала Actel SX-A FPGA UTStarcom, основанная в 1991 году, разрабатывает платформу для масштабируемых сетевых решений. www.utstar.com www.actel.com 10 января Altera начала массовое производство MAX II - самых дешевых CPLD Цена EPM240 и EPM240G - $1.5 в массовых партиях. Они изготавливаются по технологии 0.18 мк, содержат от 240 до 2,210 логических элементов и до 272 пользовательских контактов ввода-вывода. EPM1270 имеет 1270 логических элементов и 212 контактов ввода/вывода. www.altera.com/max2 www.altera.com/q2webedition www.shopaltera.com 10 января CEVA выпускает новое полностью синтезируемое процессорное ядро - CEVA-TeakLite-II CEVA-TeakLite-II - 16-битный DSP, работающий на частоте 200Мгц при изготовлении по технологии 0.13 мк, размером 0.4 кв.мм. - позиционируется на рынок беспроводных портативных устройств. CEVA-TeakLite-II поддерживает до 2 Мгбт адресуемой памяти для кода и столько же для памяти данных. www.ceva-dsp.com 11 января OCP-IP анонсирует CoreCreator 4.0 CoreCreator 4.0 обеспечивает единую среду (графическую и командной строки) для проверки реализаций на соответствие OCP 2.0. OCP-IP (OCP International Partnership Association, Inc.), основана в 2001 году для продвижения и поддержки OCP (Open Core Protocol) - стандарта на разработку интероперабельных компонент. Среди основателей OCP-IP такие фирмы как: Nokia, Texas Instruments, STMicroelectronics, Toshiba Semiconductor Group (включая Toshiba America TAEC) и Sonics. www.OCPIP.org 11 января Synopsis ведет приготовления к покупке Nassda Nassda разрабатывает средства верификации чипов. www.synopsys.com www.nassda.com 11 января CEVA использовала Galaxy и Discovery фирмы Synopsys при изготовлении своих чипов www.ceva-dsp.com www.synopsys.com 12 января Tensilica использовала Design Compiler FPGA фирмы Synopsys Tensilica основана в июле 1997 года. Занимается разработкой конфигурируемых микропроцессоров Xtensa. Процессоры Xtensa лицензированы следующими фирмами: Agilent, ALPS, AMCC (JNI Corporation), Astute Networks, ATI, Avision, Bay Microsystems, Berkeley Wireless Research Center, Broadcom, Cisco Systems, Conexant Systems, Cypress, Crimson Microsystems, ETRI, FUJIFILM Microdevices, Fujitsu Ltd., Hudson Soft, Hughes Network Systems, Ikanos Communications, LG Electronics, Marvell, NEC Laboratories America, NEC Corporation, NetEffect, Nippon Telephone and Telegraph (NTT), Olympus Optical Co. Ltd., S2io, Solid State Systems, Sony, STMicroelectronics, Stretch, TranSwitch Corporation, Victor Company of Japan (JVC). www.tensilica.com 12 января IBSystems анонсирует AECWeekly Architectural Engineering Magazine на AECCafe.Com www.ibsystems.com 12 января Cadence покупает Verisity www.cadence.com www.verisity.com 17 января Calypto Design Systems объявляет стратегию интеграции системного и RTL-проектирования Calypto, основанная в 2002 году, уже получила более $22 миллионов финансирования от Infineon Ventures, JAFCO Ventures, Tallwood Venture Capital и Walden International. Современные проекты содержат более милиона строк RTL-кода, которые необходимо верифицировать на соответствие функциональным требованиям. Этот код постоянно изменяется в процессе проектирования и потому должен постоянно ре-верифицироваться. Сегодня функциональная верификация занимает до 75% времени и ресурсов проекта. И, тем не менее, до 45% всех проектов требуют повторного изготовления по причине не обнаруженных на этапе верификации функциональных ошибок. Calypto планирует выпустить свой первый продукт во втором квартале 2005 года. Calypto является членом Cadence Connections Program, IEEE-SA, the Open SystemC Initiative (OSCI), Synopsys SystemVerilog Catalyst Program, а также сотрудничает с Model Technologies - подразделением Mentor Graphics. www.calypto.com 17 января BYO Solutions выпускает Partition-Pro - новый продукт для верификации проектов Partition-Pro автоматически разбивает крупный ASIC-проект на множество FPGA, причем делает это быстро, гибко и качественно: эффективно используются ресурсы FPGA, обеспечивается высокая производительность сгенерированного проекта. Объявлены 6 месяцев бесплатного "оценочного" использования продукта. www.byo-solutions.com 17 января LSI Logic выпустила семейство чипов RapidChip Integrator2 Семейство RapidChip Integrator2 включает 8 членов, содержащих от 1.2 до 5.6 миллионов логических вентилей и до 8 Мбит встроенной Matrix RAM. Поддерживаются интерфейсы DDR2, RLDRAM2, QDR2, FCRAM2. Чипы ориентированы на использование в сетевых приложениях. Архитектура памяти Matrix RAM построена как матрица множества (до 124 в одном блоке) двух-портовых устройств памяти. Эти устройства могут конфигурироваться как независимые или объединяться для формирования бОльших памятей. Такой подход позволяет строить многоразрядную память с малой адресацией или малоразрядную память с бОльшим адресным пространством с минимальными накладными расходами. www.lsilogic.com 17 января Silterra использует TechXpress IP фирмы HPL Technologies для ускорения своих разработок www.silterra.com www.hpl.com 17 января Cadence анонсирует новый продукт Encounter Conformal Constraint Designer Этот продукт автоматизирует переход от RTL к нет-листу в условиях множества противоречивых ограничений проекта (по производительности, размеру, потребляемой мощности и т.д.). www.cadence.com 17 января Texas Instruments выпускает RFID-решение для MasterCard PayPass Выпущенный чип (RFID-radio frequency identification) работает на частоте 13.56 MHz и соответствует стандарту ISO/IEC 14443, поддерживается шифрование алгоритмами Triple DES и SHA-1. Документ "December 2004 Nilson Report" указывает на то, что в 2003 году было продано 4.38 миллиарда пластиковых карт (Visa, MasterCard, American Express, Diners Club, Discover, JCB, ATM). www.ti-rfid.com www.ti.com 17 января Mercury Computer Systems, Inc. выпускает новую IP- компоненту - Serial RapidIO 1.2 www.mc.com 18 января Comau Pico выбрала MatrixOne в качестве PLM-решения (PLM - product lifecycle management) www.comaupico.com www.comau.com www.matrixone.com 18 января ON Semiconductor лиценировала у Pulsic среду физического проектирования Lyric www.pulsic.com 18 января Grace (Шанхай, Китай) и Synopsys совместно разработали документированный проект по RTL-to-GDSII переходу на базе технологии 0.18 мк Процесс базируется на Synopsis Galaxy Design Platform, включающей такие продукты как: Design Compiler, JupiterXT, Physical Compiler, Astro, DFT Compiler, PrimeTime, Star-RCXT, Hercules, VCS RTL, Formality. На Grace уже поддерживается изготовление чипов по технологии 0.25 мк, 0.22 мк, 0.18 мк, 0.15 мк. Планируется поддержка технологии 0.13 мк в ближайшее время. www.gsmcthw.com www.synopsys.com 18 января InCyte фирмы Giga Scale IC номинирован на DesignVision Award в категории ASIC and IC Design Tools InCyte позволяет пользователям оценить с точностью 5-10% стоимость, размер чипа, потребление энергии. Giga Scale Integration Corporation (Giga Scale IC) основана в 2003 году (Cupertino, Calif.). www.designcon.com/exhibition/designvision_awards.html 18 января Winland Electronics, Inc. присоединилась к Freescale Semiconductor Design Alliance Program www.winland.com www.freescale.com 19 января MIPS Technologies и Virage Logic анонсируют самый дешевый и самый малопотребляющий энергию высокопроизводительный встроенный процессор, работающий на частоте 333 Мгц - MIPS32 24Kc Вместе с памятью от Virage Logic, изготовленный на TSMC по технологии 0.13 мк, он занимает 3.7 кв.мм, потребляет 166.5 милливатт, и обеспечивает производительность 480 Dhrystone MIPS (DMIPS). Таким образом, по сравнению с ARM 1136J-S (также работающим на частоте 333 Мгц), MIPS32 24Kc на 34% меньше в размере, потребляет энергии на 37% меньше и обеспечивает на 20% более высокую производительность. Показана высокая производительность для Java-приложений (2,664 CaffeineMarks). При этом использовался Esmertec FastDAC direct Java compiler. www.mips.com www.viragelogic.com 19 января Altium выпускает Service Pack 1 для P-CAD 2004 Полная цена P-CAD 2004 - $9,995. forums.altium.com www.altium.com/pcad/resources/downloads 19 января Structured ASIC фирмы eASIC номинирована на DesignVision Award в категории "Structured/Platform ASIC, FPGA, and PLD Design Tools". www.eASIC.com 20 января ReShape выпускает Physical Design Builder с поддержкой Cadence Encounter Global Physical Synthesis www.reshape.com 20 января Celoxica присоединяется к Synopsys in-Sync Program Первый результат - интероперабельность Celoxica Agility Compiler и DK Design Suite с Synopsys Design Compiler. www.celoxica.com 21 января Applied Micro Circuits Corporation (AMCC) сотрудничает с властями www.sec.gov www.amcc.com 24 января HP, IBM, Intel и Sun Microsystems анонсируют новый консорциум - Globus Consortium Цель нового консорциума - развитие и коммерческое внедрение Globus Toolkit - продукта с открытыми исходными текстами для grid- вычислений в масштабах предприятия. Globus Toolkit начал разрабатываться в 1996 году. www.globusworld.org www.globusconsortium.com 24 января SilTerra (Malaysia) обеспечивает своим пользователям доступ к Virage Logic IPrima Foundation Platform в технологии 130 нм IPrima Foundation Platform содержит память, логику и контакты ввода-вывода. www.viragelogic.com www.silterra.com 24 января Процессорная IP компонента StarCore SC2400 получила награду "Best DSP Licensable Core" от Microprocessor Reports StarCore SC2400 может исполнять 4 16-битных умножения в одном такте, поддерживает пользовательскую акселерацию, обеспечивает защиту памяти и имеет короткий конвейер. Все семейство процессоров SC2000 имеет новые инструкции для ускорения видеокодирования (по стандартам H.264 и MPEG-4) и сокращения размера кода. www.starcore-dsp.com 24 января Virage Logic анонсирует инициативу 'Silicon Aware IP' В рамках этой инициативы Virage Logic выпускает IP-компоненты памяти, логики и ввода/вывода, спроектированные с учетом возможности тестирования, диагностики, самовосстановления. www.viragelogic.com 24 января Virage Logic расширяет Distribution Model Теперь фабрики-изготовители чипов могут лицензировать Virage Logic IPrima Foundation IP Platform, после чего бесплатно представлять IP-компонеты из этой платформы своим заказчикам. Новой моделью распространения IP-компонент уже воспользовались фирмы - изготовители чипов - DongbuAnam Semiconductor, SilTerra, SMIC, Tower Semiconductor. www.viragelogic.com 24 января Cadence поддерживает беспроводные проекты Cadence вместе с Agilent, CoWare, Helic, MathWorks разработала интегрированую платформу Virtuoso для быстрой разработки проектов беспроводных устройств. www.cadence.com 24 января MatrixOne выпускает MatrixOne Materials Compliance Central Новый продукт упрощает сбор, организацию, анализ и построение отчетов по комплекутющми и материалам. www.matrixone.com 24 января AMD, Analog Devices, Freescale, и IBM опубликовали результаты сертификации своих процессоров новым тест-бенчем от EEMBC (DENbench) DENbench (Digital Entertainment Benchmark) включает 69 тестов, которые дают разработчикам set-top boxes, PDA, мобильных телефонов и автомобильных электронных развлекательных систем новые средства оценки производительности процессоров в их системах. Среди тестов DENbench - алгоритмы компрессии/декопрессии аудио-, видео- и графической информации; алгоритмы шифрования/ дешифрования, используемые в электронной коммерции. Первые процессоры, прошедшие тестирование на DENbench - Analog Devices ADSP-BF533, AMD Geode NX1500, Freescale MPC7447A и IBM 750GX. Для каждого процессора EEMBC указывает индивидуальные результаты как на каждом тесте, так и на группе тестов в некоторой области применения, например: MPEG кодирование/декодирование, криптография, обработка графики. www.eembc.org 24 января Toshiba добилась сокращения на 40% потребления энергии в своей MeP (Media embedded Processor) SoC, использовав Synopsys Galaxy Design Platform www.synopsys.com 25 января Tower Semiconductor развивает Design Center Program Членами Tower Authorized Design Center Program стали Cadence, QThink, QualCore Logic, SliceX. www.cadence.com www.qthink.com www.qualcorelogic.com www.slicex.com www.towersemi.com 25 января Процессор AMD Athlon 64 FX-55 призанан лучшим desktop- процессором в 2004 году фирмой In-Stat www.in-stat.com www.amd.com 25 января Finisar покупает Infineon Fiber Optic Transceiver Business www.infineon.com www.Finisar.com 25 января Mentor Graphics анонсирует поддержку синтеза для семейств ProASIC3 и ProASIC3E в своих продуктах Precision RTL Synthesis, LeonardoSpectrum www.mentor.com 25 января Mentor Graphics анонсирует поддержку синтеза для семейств HardCopy II Structured ASIC в своих продуктах Precision RTL Synthesis, LeonardoSpectrum Altera HardCopy II Structured ASICs обеспечивают до 2.2 миллионов ASIC-вентилей, до 8.8 миллионов битов RAM, производительтность до 350 Мгц, и низкую цену - $15 за 1 миллион ASIC-вентилей. www.altera.com/hardcopy2 www.mentor.com 25 января Fujitsu успешно выполнила 66 проектов подряд с помощью Cadence Encounter Все чипы получались корректными с первого изготовления. www.cadence.com 25 января Sanyo выпустила сложный чип с первого раза используя Cadence Encounter RTL Compiler www.cadence.com 27 января SafeNet анонсирует SafeZone IP 2.0 SafeZone IP 2.0 - полная IP-платформа для аутентификации, управления ключами, декодирования защищенного контента. В дополнение SafeNet поставляет SafeZone Software. www.safenet-inc.com 27 января Toshiba выбирает Celoxica для разработки SoC на базе Media Embedded Processor (MeP) www.celoxica.com 27 января TransEDA добавляет поддержку SystemVerilog и проверку Advanced Rule в свой Verification Navigator (VN-Cover и VN-Check) Теперь разработчики могут использовать такие мощные конструкции Systemverilog как перечисляемые типы; записи; типы данных, определяемые пользователями; и в то же время точно определять покрытие кода. www.transeda.com 27 января Cadence Allegro PCB SI 630 High-Capacity Simulation Technology номинирована журналом EDN Magazine на "Innovation of the Year Award" www.edn.com www.cadence.com 28 января TI расширяет семейство микроконтроллеров на базе процессора ARM7 Семейство TMS470 основывается на 32-битном процессоре ARM7, работает на частоте до 60 Мгц, интегрирует самые разнообразные периферийные устройства, содержит от 64 Кбайт до 1 Мбайт флеш-памяти. Цена - от $5 до $10 в партиях по 1К штук. www.ti.com/tms470pr www.ti.com/tms470overview www.ti.com/tms470training www.ti.com/mcu 31 января LSI Logic выпускает 440 Мгц синтезируемое процессорное ядро MIPS32 24Kf с документированным проектом MIPS32 24kf содержит кеш: 32Kбайт инструкций и 32Кбайт данных, аппаратную поддержку плавающей арифметики по стандарту IEEE 754, умножитель 32*32 целых чисел, устройство управления памятью, два множества теневых регистров, средства добавления пользовательских инструкций. Документированный проект иллюстрирует использование контроллера прерываний, SSI (Synchronous Serial Interface), UART, GPIO, Timers, Internal SRAM, EBIU и APB Bridge. Документированный проект распространяется в RTL-описаниях. www.lsilogic.com 31 января Agere Systems анонсирует сетевой процессор PayloadPlus APP550, который может сэкономить миллионы долларов производителям телекоммуникационного оборудования HCL Technologies, Ltd (Индия) разработает требуемое программное обеспечение. www.hcltechnologies.com www.agere.com 31 января Skyworks выпускает новый беспроводной продукт на базе процессора StarCore Выбор StarCore предопределен тем, что эти синтезируемые описания обеспечивают масштабируемую производительность от 200 до 500+ МГц. www.starcore-dsp.com www.skyworksinc.com 31 января Atmel анонсирует микроконтроллер ATmega406 на базе процессора AVR ATmega406 имеет 40 Кбайт флеш-память программ, 512 байт EEPROM для хранения параметров, 2 Кбайта внтуренней SRAM для данных программы. Потребление энергии - 1.2 миллиампера в активном режиме и 1.2 микроампера в пассивном режиме. Цена - от $2.75 в партиях свыше 100К. www.atmel.com/dyn/products/product_card.asp?PN=ATmega406 31 января SynaptiCAD и Actel добавляют в Libero IDE реактивную генерацию тестов SynaptiCAD специализируется на редактировании временных диаграмм и генерации тестов. Она и добавила в Libero IDE возможности реактивной генерации тестов, а также чтения и редактирования VCD-файлов. Реактивная генерация файлов позволяет пользователям описывать тесты в виде временных диаграмм, которые реагируют на HDL-файлы проекта и генерируют отчеты о тестировании. Это существенно упрощает анализ результатов симуляции. Используя Reactive Test Bench Generation, пользователи могут нарисовать временные диаграммы выходных портов объекта тестирования. Во время симуляции эталонные значения сраниваются с реальными. Реакция на ошибку определяется пользователем: остановка симуляции для отладки; вывод отчетов об ошибках и предупреждениях; действия, определяемые пользователем. VCD-файлы - это файлы стимулов, создаваемые Verilog-симуляторами. Новый Libero IDE может читать такие VCD-файлы и использовать их в качестве отправной точки для создания реактивных тестов. www.syncad.com www.actel.com 31 января Synopsys и Altera сотрудничают в создании средств синтеза для FPGA Stratix II и HardCopy II Structured ASICs Synopsis Design Compiler FPGA и Formality теперь поддерживают FPGA Stratix II и HardCopy II Structured ASICs. www.synopsys.com 31 января WJ Communications купила Telenexus, Inc. Обе компании работают в области RFID. www.wj.com